1 // SPDX-License-Identifier: GPL-2.0+
3 * Copyright (c) 2012 Samsung Electronics.
4 * Abhilash Kesavan <a.kesavan@samsung.com>
11 #include <asm/arch/pinmux.h>
12 #include <asm/arch/sromc.h>
14 static void exynos5_uart_config(int peripheral)
20 start = EXYNOS5_GPIO_A00;
24 start = EXYNOS5_GPIO_D00;
28 start = EXYNOS5_GPIO_A10;
32 start = EXYNOS5_GPIO_A14;
36 debug("%s: invalid peripheral %d", __func__, peripheral);
39 for (i = start; i < start + count; i++) {
40 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
41 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
45 static void exynos5420_uart_config(int peripheral)
51 start = EXYNOS5420_GPIO_A00;
55 start = EXYNOS5420_GPIO_A04;
59 start = EXYNOS5420_GPIO_A10;
63 start = EXYNOS5420_GPIO_A14;
67 debug("%s: invalid peripheral %d", __func__, peripheral);
71 for (i = start; i < start + count; i++) {
72 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
73 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
77 static int exynos5_mmc_config(int peripheral, int flags)
79 int i, start, start_ext, gpio_func = 0;
82 case PERIPH_ID_SDMMC0:
83 start = EXYNOS5_GPIO_C00;
84 start_ext = EXYNOS5_GPIO_C10;
85 gpio_func = S5P_GPIO_FUNC(0x2);
87 case PERIPH_ID_SDMMC1:
88 start = EXYNOS5_GPIO_C20;
91 case PERIPH_ID_SDMMC2:
92 start = EXYNOS5_GPIO_C30;
93 start_ext = EXYNOS5_GPIO_C43;
94 gpio_func = S5P_GPIO_FUNC(0x3);
96 case PERIPH_ID_SDMMC3:
97 start = EXYNOS5_GPIO_C40;
101 debug("%s: invalid peripheral %d", __func__, peripheral);
104 if ((flags & PINMUX_FLAG_8BIT_MODE) && !start_ext) {
105 debug("SDMMC device %d does not support 8bit mode",
109 if (flags & PINMUX_FLAG_8BIT_MODE) {
110 for (i = start_ext; i <= (start_ext + 3); i++) {
111 gpio_cfg_pin(i, gpio_func);
112 gpio_set_pull(i, S5P_GPIO_PULL_UP);
113 gpio_set_drv(i, S5P_GPIO_DRV_4X);
116 for (i = start; i < (start + 2); i++) {
117 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
118 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
119 gpio_set_drv(i, S5P_GPIO_DRV_4X);
121 for (i = (start + 3); i <= (start + 6); i++) {
122 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
123 gpio_set_pull(i, S5P_GPIO_PULL_UP);
124 gpio_set_drv(i, S5P_GPIO_DRV_4X);
130 static int exynos5420_mmc_config(int peripheral, int flags)
132 int i, start = 0, start_ext = 0;
134 switch (peripheral) {
135 case PERIPH_ID_SDMMC0:
136 start = EXYNOS5420_GPIO_C00;
137 start_ext = EXYNOS5420_GPIO_C30;
139 case PERIPH_ID_SDMMC1:
140 start = EXYNOS5420_GPIO_C10;
141 start_ext = EXYNOS5420_GPIO_D14;
143 case PERIPH_ID_SDMMC2:
144 start = EXYNOS5420_GPIO_C20;
149 debug("%s: invalid peripheral %d", __func__, peripheral);
153 if ((flags & PINMUX_FLAG_8BIT_MODE) && !start_ext) {
154 debug("SDMMC device %d does not support 8bit mode",
159 if (flags & PINMUX_FLAG_8BIT_MODE) {
160 for (i = start_ext; i <= (start_ext + 3); i++) {
161 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
162 gpio_set_pull(i, S5P_GPIO_PULL_UP);
163 gpio_set_drv(i, S5P_GPIO_DRV_4X);
167 for (i = start; i < (start + 3); i++) {
169 * MMC0 is intended to be used for eMMC. The
170 * card detect pin is used as a VDDEN signal to
171 * power on the eMMC. The 5420 iROM makes
172 * this same assumption.
174 if ((peripheral == PERIPH_ID_SDMMC0) && (i == (start + 2))) {
175 #ifndef CONFIG_SPL_BUILD
176 gpio_request(i, "sdmmc0_vdden");
178 gpio_set_value(i, 1);
179 gpio_cfg_pin(i, S5P_GPIO_OUTPUT);
181 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
183 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
184 gpio_set_drv(i, S5P_GPIO_DRV_4X);
187 for (i = (start + 3); i <= (start + 6); i++) {
188 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
189 gpio_set_pull(i, S5P_GPIO_PULL_UP);
190 gpio_set_drv(i, S5P_GPIO_DRV_4X);
196 static void exynos5_sromc_config(int flags)
203 * GPY0[0] SROM_CSn[0]
204 * GPY0[1] SROM_CSn[1](2)
205 * GPY0[2] SROM_CSn[2]
206 * GPY0[3] SROM_CSn[3]
210 * GPY1[0] EBI_BEn[0](2)
211 * GPY1[1] EBI_BEn[1](2)
212 * GPY1[2] SROM_WAIT(2)
213 * GPY1[3] EBI_DATA_RDn(2)
215 gpio_cfg_pin(EXYNOS5_GPIO_Y00 + (flags & PINMUX_FLAG_BANK),
217 gpio_cfg_pin(EXYNOS5_GPIO_Y04, S5P_GPIO_FUNC(2));
218 gpio_cfg_pin(EXYNOS5_GPIO_Y05, S5P_GPIO_FUNC(2));
220 for (i = 0; i < 4; i++)
221 gpio_cfg_pin(EXYNOS5_GPIO_Y10 + i, S5P_GPIO_FUNC(2));
224 * EBI: 8 Addrss Lines
226 * GPY3[0] EBI_ADDR[0](2)
227 * GPY3[1] EBI_ADDR[1](2)
228 * GPY3[2] EBI_ADDR[2](2)
229 * GPY3[3] EBI_ADDR[3](2)
230 * GPY3[4] EBI_ADDR[4](2)
231 * GPY3[5] EBI_ADDR[5](2)
232 * GPY3[6] EBI_ADDR[6](2)
233 * GPY3[7] EBI_ADDR[7](2)
237 * GPY5[0] EBI_DATA[0](2)
238 * GPY5[1] EBI_DATA[1](2)
239 * GPY5[2] EBI_DATA[2](2)
240 * GPY5[3] EBI_DATA[3](2)
241 * GPY5[4] EBI_DATA[4](2)
242 * GPY5[5] EBI_DATA[5](2)
243 * GPY5[6] EBI_DATA[6](2)
244 * GPY5[7] EBI_DATA[7](2)
246 * GPY6[0] EBI_DATA[8](2)
247 * GPY6[1] EBI_DATA[9](2)
248 * GPY6[2] EBI_DATA[10](2)
249 * GPY6[3] EBI_DATA[11](2)
250 * GPY6[4] EBI_DATA[12](2)
251 * GPY6[5] EBI_DATA[13](2)
252 * GPY6[6] EBI_DATA[14](2)
253 * GPY6[7] EBI_DATA[15](2)
255 for (i = 0; i < 8; i++) {
256 gpio_cfg_pin(EXYNOS5_GPIO_Y30 + i, S5P_GPIO_FUNC(2));
257 gpio_set_pull(EXYNOS5_GPIO_Y30 + i, S5P_GPIO_PULL_UP);
259 gpio_cfg_pin(EXYNOS5_GPIO_Y50 + i, S5P_GPIO_FUNC(2));
260 gpio_set_pull(EXYNOS5_GPIO_Y50 + i, S5P_GPIO_PULL_UP);
262 gpio_cfg_pin(EXYNOS5_GPIO_Y60 + i, S5P_GPIO_FUNC(2));
263 gpio_set_pull(EXYNOS5_GPIO_Y60 + i, S5P_GPIO_PULL_UP);
267 static void exynos5_i2c_config(int peripheral, int flags)
272 if (flags & PINMUX_FLAG_HS_MODE) {
280 switch (peripheral) {
282 gpio_cfg_pin(EXYNOS5_GPIO_B30, S5P_GPIO_FUNC(func01));
283 gpio_cfg_pin(EXYNOS5_GPIO_B31, S5P_GPIO_FUNC(func01));
286 gpio_cfg_pin(EXYNOS5_GPIO_B32, S5P_GPIO_FUNC(func01));
287 gpio_cfg_pin(EXYNOS5_GPIO_B33, S5P_GPIO_FUNC(func01));
290 gpio_cfg_pin(EXYNOS5_GPIO_A06, S5P_GPIO_FUNC(func23));
291 gpio_cfg_pin(EXYNOS5_GPIO_A07, S5P_GPIO_FUNC(func23));
294 gpio_cfg_pin(EXYNOS5_GPIO_A12, S5P_GPIO_FUNC(func23));
295 gpio_cfg_pin(EXYNOS5_GPIO_A13, S5P_GPIO_FUNC(func23));
298 gpio_cfg_pin(EXYNOS5_GPIO_A20, S5P_GPIO_FUNC(0x3));
299 gpio_cfg_pin(EXYNOS5_GPIO_A21, S5P_GPIO_FUNC(0x3));
302 gpio_cfg_pin(EXYNOS5_GPIO_A22, S5P_GPIO_FUNC(0x3));
303 gpio_cfg_pin(EXYNOS5_GPIO_A23, S5P_GPIO_FUNC(0x3));
306 gpio_cfg_pin(EXYNOS5_GPIO_B13, S5P_GPIO_FUNC(0x4));
307 gpio_cfg_pin(EXYNOS5_GPIO_B14, S5P_GPIO_FUNC(0x4));
310 gpio_cfg_pin(EXYNOS5_GPIO_B22, S5P_GPIO_FUNC(0x3));
311 gpio_cfg_pin(EXYNOS5_GPIO_B23, S5P_GPIO_FUNC(0x3));
316 static void exynos5420_i2c_config(int peripheral)
318 switch (peripheral) {
320 gpio_cfg_pin(EXYNOS5420_GPIO_B30, S5P_GPIO_FUNC(0x2));
321 gpio_cfg_pin(EXYNOS5420_GPIO_B31, S5P_GPIO_FUNC(0x2));
324 gpio_cfg_pin(EXYNOS5420_GPIO_B32, S5P_GPIO_FUNC(0x2));
325 gpio_cfg_pin(EXYNOS5420_GPIO_B33, S5P_GPIO_FUNC(0x2));
328 gpio_cfg_pin(EXYNOS5420_GPIO_A06, S5P_GPIO_FUNC(0x3));
329 gpio_cfg_pin(EXYNOS5420_GPIO_A07, S5P_GPIO_FUNC(0x3));
332 gpio_cfg_pin(EXYNOS5420_GPIO_A12, S5P_GPIO_FUNC(0x3));
333 gpio_cfg_pin(EXYNOS5420_GPIO_A13, S5P_GPIO_FUNC(0x3));
336 gpio_cfg_pin(EXYNOS5420_GPIO_A20, S5P_GPIO_FUNC(0x3));
337 gpio_cfg_pin(EXYNOS5420_GPIO_A21, S5P_GPIO_FUNC(0x3));
340 gpio_cfg_pin(EXYNOS5420_GPIO_A22, S5P_GPIO_FUNC(0x3));
341 gpio_cfg_pin(EXYNOS5420_GPIO_A23, S5P_GPIO_FUNC(0x3));
344 gpio_cfg_pin(EXYNOS5420_GPIO_B13, S5P_GPIO_FUNC(0x4));
345 gpio_cfg_pin(EXYNOS5420_GPIO_B14, S5P_GPIO_FUNC(0x4));
348 gpio_cfg_pin(EXYNOS5420_GPIO_B22, S5P_GPIO_FUNC(0x3));
349 gpio_cfg_pin(EXYNOS5420_GPIO_B23, S5P_GPIO_FUNC(0x3));
352 gpio_cfg_pin(EXYNOS5420_GPIO_B34, S5P_GPIO_FUNC(0x2));
353 gpio_cfg_pin(EXYNOS5420_GPIO_B35, S5P_GPIO_FUNC(0x2));
356 gpio_cfg_pin(EXYNOS5420_GPIO_B36, S5P_GPIO_FUNC(0x2));
357 gpio_cfg_pin(EXYNOS5420_GPIO_B37, S5P_GPIO_FUNC(0x2));
359 case PERIPH_ID_I2C10:
360 gpio_cfg_pin(EXYNOS5420_GPIO_B40, S5P_GPIO_FUNC(0x2));
361 gpio_cfg_pin(EXYNOS5420_GPIO_B41, S5P_GPIO_FUNC(0x2));
366 static void exynos5_i2s_config(int peripheral)
370 switch (peripheral) {
372 for (i = 0; i < 5; i++)
373 gpio_cfg_pin(EXYNOS5_GPIO_Z0 + i, S5P_GPIO_FUNC(0x02));
376 for (i = 0; i < 5; i++)
377 gpio_cfg_pin(EXYNOS5_GPIO_B00 + i, S5P_GPIO_FUNC(0x02));
382 static void exynos5420_i2s_config(int peripheral)
386 switch (peripheral) {
388 for (i = 0; i < 5; i++)
389 gpio_cfg_pin(EXYNOS5420_GPIO_Z0 + i,
390 S5P_GPIO_FUNC(0x02));
396 void exynos5_spi_config(int peripheral)
398 int cfg = 0, pin = 0, i;
400 switch (peripheral) {
402 cfg = S5P_GPIO_FUNC(0x2);
403 pin = EXYNOS5_GPIO_A20;
406 cfg = S5P_GPIO_FUNC(0x2);
407 pin = EXYNOS5_GPIO_A24;
410 cfg = S5P_GPIO_FUNC(0x5);
411 pin = EXYNOS5_GPIO_B11;
414 cfg = S5P_GPIO_FUNC(0x2);
415 pin = EXYNOS5_GPIO_F10;
418 for (i = 0; i < 2; i++) {
419 gpio_cfg_pin(EXYNOS5_GPIO_F02 + i, S5P_GPIO_FUNC(0x4));
420 gpio_cfg_pin(EXYNOS5_GPIO_E04 + i, S5P_GPIO_FUNC(0x4));
424 if (peripheral != PERIPH_ID_SPI4) {
425 for (i = pin; i < pin + 4; i++)
426 gpio_cfg_pin(i, cfg);
430 void exynos5420_spi_config(int peripheral)
434 switch (peripheral) {
436 pin = EXYNOS5420_GPIO_A20;
437 cfg = S5P_GPIO_FUNC(0x2);
440 pin = EXYNOS5420_GPIO_A24;
441 cfg = S5P_GPIO_FUNC(0x2);
444 pin = EXYNOS5420_GPIO_B11;
445 cfg = S5P_GPIO_FUNC(0x5);
448 pin = EXYNOS5420_GPIO_F10;
449 cfg = S5P_GPIO_FUNC(0x2);
458 debug("%s: invalid peripheral %d", __func__, peripheral);
462 if (peripheral != PERIPH_ID_SPI4) {
463 for (i = pin; i < pin + 4; i++)
464 gpio_cfg_pin(i, cfg);
466 for (i = 0; i < 2; i++) {
467 gpio_cfg_pin(EXYNOS5420_GPIO_F02 + i,
469 gpio_cfg_pin(EXYNOS5420_GPIO_E04 + i,
475 static int exynos5_pinmux_config(int peripheral, int flags)
477 switch (peripheral) {
478 case PERIPH_ID_UART0:
479 case PERIPH_ID_UART1:
480 case PERIPH_ID_UART2:
481 case PERIPH_ID_UART3:
482 exynos5_uart_config(peripheral);
484 case PERIPH_ID_SDMMC0:
485 case PERIPH_ID_SDMMC1:
486 case PERIPH_ID_SDMMC2:
487 case PERIPH_ID_SDMMC3:
488 return exynos5_mmc_config(peripheral, flags);
489 case PERIPH_ID_SROMC:
490 exynos5_sromc_config(flags);
500 exynos5_i2c_config(peripheral, flags);
504 exynos5_i2s_config(peripheral);
511 exynos5_spi_config(peripheral);
513 case PERIPH_ID_DPHPD:
514 /* Set Hotplug detect for DP */
515 gpio_cfg_pin(EXYNOS5_GPIO_X07, S5P_GPIO_FUNC(0x3));
518 * Hotplug detect should have an external pullup; disable the
519 * internal pulldown so they don't fight.
521 gpio_set_pull(EXYNOS5_GPIO_X07, S5P_GPIO_PULL_NONE);
524 gpio_cfg_pin(EXYNOS5_GPIO_B20, S5P_GPIO_FUNC(2));
527 debug("%s: invalid peripheral %d", __func__, peripheral);
534 static int exynos5420_pinmux_config(int peripheral, int flags)
536 switch (peripheral) {
537 case PERIPH_ID_UART0:
538 case PERIPH_ID_UART1:
539 case PERIPH_ID_UART2:
540 case PERIPH_ID_UART3:
541 exynos5420_uart_config(peripheral);
543 case PERIPH_ID_SDMMC0:
544 case PERIPH_ID_SDMMC1:
545 case PERIPH_ID_SDMMC2:
546 case PERIPH_ID_SDMMC3:
547 return exynos5420_mmc_config(peripheral, flags);
553 exynos5420_spi_config(peripheral);
565 case PERIPH_ID_I2C10:
566 exynos5420_i2c_config(peripheral);
569 exynos5420_i2s_config(peripheral);
572 gpio_cfg_pin(EXYNOS5420_GPIO_B20, S5P_GPIO_FUNC(2));
575 debug("%s: invalid peripheral %d", __func__, peripheral);
582 static void exynos4_i2c_config(int peripheral, int flags)
584 switch (peripheral) {
586 gpio_cfg_pin(EXYNOS4_GPIO_D10, S5P_GPIO_FUNC(0x2));
587 gpio_cfg_pin(EXYNOS4_GPIO_D11, S5P_GPIO_FUNC(0x2));
590 gpio_cfg_pin(EXYNOS4_GPIO_D12, S5P_GPIO_FUNC(0x2));
591 gpio_cfg_pin(EXYNOS4_GPIO_D13, S5P_GPIO_FUNC(0x2));
594 gpio_cfg_pin(EXYNOS4_GPIO_A06, S5P_GPIO_FUNC(0x3));
595 gpio_cfg_pin(EXYNOS4_GPIO_A07, S5P_GPIO_FUNC(0x3));
598 gpio_cfg_pin(EXYNOS4_GPIO_A12, S5P_GPIO_FUNC(0x3));
599 gpio_cfg_pin(EXYNOS4_GPIO_A13, S5P_GPIO_FUNC(0x3));
602 gpio_cfg_pin(EXYNOS4_GPIO_B2, S5P_GPIO_FUNC(0x3));
603 gpio_cfg_pin(EXYNOS4_GPIO_B3, S5P_GPIO_FUNC(0x3));
606 gpio_cfg_pin(EXYNOS4_GPIO_B6, S5P_GPIO_FUNC(0x3));
607 gpio_cfg_pin(EXYNOS4_GPIO_B7, S5P_GPIO_FUNC(0x3));
610 gpio_cfg_pin(EXYNOS4_GPIO_C13, S5P_GPIO_FUNC(0x4));
611 gpio_cfg_pin(EXYNOS4_GPIO_C14, S5P_GPIO_FUNC(0x4));
614 gpio_cfg_pin(EXYNOS4_GPIO_D02, S5P_GPIO_FUNC(0x3));
615 gpio_cfg_pin(EXYNOS4_GPIO_D03, S5P_GPIO_FUNC(0x3));
620 static int exynos4_mmc_config(int peripheral, int flags)
622 int i, start = 0, start_ext = 0;
623 unsigned int func, ext_func;
625 switch (peripheral) {
626 case PERIPH_ID_SDMMC0:
627 start = EXYNOS4_GPIO_K00;
628 start_ext = EXYNOS4_GPIO_K13;
629 func = S5P_GPIO_FUNC(0x2);
630 ext_func = S5P_GPIO_FUNC(0x3);
632 case PERIPH_ID_SDMMC2:
633 start = EXYNOS4_GPIO_K20;
634 start_ext = EXYNOS4_GPIO_K33;
635 func = S5P_GPIO_FUNC(0x2);
636 ext_func = S5P_GPIO_FUNC(0x3);
638 case PERIPH_ID_SDMMC4:
639 start = EXYNOS4_GPIO_K00;
640 start_ext = EXYNOS4_GPIO_K13;
641 func = S5P_GPIO_FUNC(0x3);
642 ext_func = S5P_GPIO_FUNC(0x4);
647 for (i = start; i < (start + 7); i++) {
648 if (i == (start + 2))
650 gpio_cfg_pin(i, func);
651 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
652 gpio_set_drv(i, S5P_GPIO_DRV_4X);
654 /* SDMMC2 do not use 8bit mode at exynos4 */
655 if (flags & PINMUX_FLAG_8BIT_MODE) {
656 for (i = start_ext; i < (start_ext + 4); i++) {
657 gpio_cfg_pin(i, ext_func);
658 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
659 gpio_set_drv(i, S5P_GPIO_DRV_4X);
666 static void exynos4_uart_config(int peripheral)
670 switch (peripheral) {
671 case PERIPH_ID_UART0:
672 start = EXYNOS4_GPIO_A00;
675 case PERIPH_ID_UART1:
676 start = EXYNOS4_GPIO_A04;
679 case PERIPH_ID_UART2:
680 start = EXYNOS4_GPIO_A10;
683 case PERIPH_ID_UART3:
684 start = EXYNOS4_GPIO_A14;
688 debug("%s: invalid peripheral %d", __func__, peripheral);
691 for (i = start; i < (start + count); i++) {
692 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
693 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
697 static void exynos4x12_i2c_config(int peripheral, int flags)
699 switch (peripheral) {
701 gpio_cfg_pin(EXYNOS4X12_GPIO_D10, S5P_GPIO_FUNC(0x2));
702 gpio_cfg_pin(EXYNOS4X12_GPIO_D11, S5P_GPIO_FUNC(0x2));
705 gpio_cfg_pin(EXYNOS4X12_GPIO_D12, S5P_GPIO_FUNC(0x2));
706 gpio_cfg_pin(EXYNOS4X12_GPIO_D13, S5P_GPIO_FUNC(0x2));
709 gpio_cfg_pin(EXYNOS4X12_GPIO_A06, S5P_GPIO_FUNC(0x3));
710 gpio_cfg_pin(EXYNOS4X12_GPIO_A07, S5P_GPIO_FUNC(0x3));
713 gpio_cfg_pin(EXYNOS4X12_GPIO_A12, S5P_GPIO_FUNC(0x3));
714 gpio_cfg_pin(EXYNOS4X12_GPIO_A13, S5P_GPIO_FUNC(0x3));
717 gpio_cfg_pin(EXYNOS4X12_GPIO_B2, S5P_GPIO_FUNC(0x3));
718 gpio_cfg_pin(EXYNOS4X12_GPIO_B3, S5P_GPIO_FUNC(0x3));
721 gpio_cfg_pin(EXYNOS4X12_GPIO_B6, S5P_GPIO_FUNC(0x3));
722 gpio_cfg_pin(EXYNOS4X12_GPIO_B7, S5P_GPIO_FUNC(0x3));
725 gpio_cfg_pin(EXYNOS4X12_GPIO_C13, S5P_GPIO_FUNC(0x4));
726 gpio_cfg_pin(EXYNOS4X12_GPIO_C14, S5P_GPIO_FUNC(0x4));
729 gpio_cfg_pin(EXYNOS4X12_GPIO_D02, S5P_GPIO_FUNC(0x3));
730 gpio_cfg_pin(EXYNOS4X12_GPIO_D03, S5P_GPIO_FUNC(0x3));
735 static int exynos4x12_mmc_config(int peripheral, int flags)
737 int i, start = 0, start_ext = 0;
738 unsigned int func, ext_func;
740 switch (peripheral) {
741 case PERIPH_ID_SDMMC0:
742 start = EXYNOS4X12_GPIO_K00;
743 start_ext = EXYNOS4X12_GPIO_K13;
744 func = S5P_GPIO_FUNC(0x2);
745 ext_func = S5P_GPIO_FUNC(0x3);
747 case PERIPH_ID_SDMMC2:
748 start = EXYNOS4X12_GPIO_K20;
749 start_ext = EXYNOS4X12_GPIO_K33;
750 func = S5P_GPIO_FUNC(0x2);
751 ext_func = S5P_GPIO_FUNC(0x3);
753 case PERIPH_ID_SDMMC4:
754 start = EXYNOS4X12_GPIO_K00;
755 start_ext = EXYNOS4X12_GPIO_K13;
756 func = S5P_GPIO_FUNC(0x3);
757 ext_func = S5P_GPIO_FUNC(0x4);
762 for (i = start; i < (start + 7); i++) {
763 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
764 if (i == (start + 2))
766 gpio_cfg_pin(i, func);
767 gpio_set_drv(i, S5P_GPIO_DRV_4X);
769 if (flags & PINMUX_FLAG_8BIT_MODE) {
770 for (i = start_ext; i < (start_ext + 4); i++) {
771 gpio_cfg_pin(i, ext_func);
772 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
773 gpio_set_drv(i, S5P_GPIO_DRV_4X);
780 static void exynos4x12_uart_config(int peripheral)
784 switch (peripheral) {
785 case PERIPH_ID_UART0:
786 start = EXYNOS4X12_GPIO_A00;
789 case PERIPH_ID_UART1:
790 start = EXYNOS4X12_GPIO_A04;
793 case PERIPH_ID_UART2:
794 start = EXYNOS4X12_GPIO_A10;
797 case PERIPH_ID_UART3:
798 start = EXYNOS4X12_GPIO_A14;
802 debug("%s: invalid peripheral %d", __func__, peripheral);
805 for (i = start; i < (start + count); i++) {
806 gpio_set_pull(i, S5P_GPIO_PULL_NONE);
807 gpio_cfg_pin(i, S5P_GPIO_FUNC(0x2));
811 static int exynos4_pinmux_config(int peripheral, int flags)
813 switch (peripheral) {
814 case PERIPH_ID_UART0:
815 case PERIPH_ID_UART1:
816 case PERIPH_ID_UART2:
817 case PERIPH_ID_UART3:
818 exynos4_uart_config(peripheral);
828 exynos4_i2c_config(peripheral, flags);
830 case PERIPH_ID_SDMMC0:
831 case PERIPH_ID_SDMMC2:
832 case PERIPH_ID_SDMMC4:
833 return exynos4_mmc_config(peripheral, flags);
834 case PERIPH_ID_SDMMC1:
835 case PERIPH_ID_SDMMC3:
836 debug("SDMMC device %d not implemented\n", peripheral);
839 debug("%s: invalid peripheral %d", __func__, peripheral);
846 static int exynos4x12_pinmux_config(int peripheral, int flags)
848 switch (peripheral) {
849 case PERIPH_ID_UART0:
850 case PERIPH_ID_UART1:
851 case PERIPH_ID_UART2:
852 case PERIPH_ID_UART3:
853 exynos4x12_uart_config(peripheral);
863 exynos4x12_i2c_config(peripheral, flags);
865 case PERIPH_ID_SDMMC0:
866 case PERIPH_ID_SDMMC2:
867 case PERIPH_ID_SDMMC4:
868 return exynos4x12_mmc_config(peripheral, flags);
869 case PERIPH_ID_SDMMC1:
870 case PERIPH_ID_SDMMC3:
871 debug("SDMMC device %d not implemented\n", peripheral);
874 debug("%s: invalid peripheral %d", __func__, peripheral);
881 int exynos_pinmux_config(int peripheral, int flags)
883 if (cpu_is_exynos5()) {
884 if (proid_is_exynos542x())
885 return exynos5420_pinmux_config(peripheral, flags);
886 else if (proid_is_exynos5250())
887 return exynos5_pinmux_config(peripheral, flags);
888 } else if (cpu_is_exynos4()) {
889 if (proid_is_exynos4412())
890 return exynos4x12_pinmux_config(peripheral, flags);
892 return exynos4_pinmux_config(peripheral, flags);
895 debug("pinmux functionality not supported\n");
900 #if CONFIG_IS_ENABLED(OF_CONTROL)
901 static int exynos4_pinmux_decode_periph_id(const void *blob, int node)
906 err = fdtdec_get_int_array(blob, node, "interrupts", cell,
909 debug(" invalid peripheral id\n");
910 return PERIPH_ID_NONE;
916 static int exynos5_pinmux_decode_periph_id(const void *blob, int node)
921 err = fdtdec_get_int_array(blob, node, "interrupts", cell,
924 return PERIPH_ID_NONE;
929 int pinmux_decode_periph_id(const void *blob, int node)
931 if (cpu_is_exynos5())
932 return exynos5_pinmux_decode_periph_id(blob, node);
933 else if (cpu_is_exynos4())
934 return exynos4_pinmux_decode_periph_id(blob, node);
936 return PERIPH_ID_NONE;