Merge https://gitlab.denx.de/u-boot/custodians/u-boot-x86
[oweals/u-boot.git] / arch / arm / lib / cache.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * (C) Copyright 2002
4  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5  */
6
7 /* for now: just dummy functions to satisfy the linker */
8
9 #include <common.h>
10 #include <malloc.h>
11
12 /*
13  * Flush range from all levels of d-cache/unified-cache.
14  * Affects the range [start, start + size - 1].
15  */
16 __weak void flush_cache(unsigned long start, unsigned long size)
17 {
18         flush_dcache_range(start, start + size);
19 }
20
21 /*
22  * Default implementation:
23  * do a range flush for the entire range
24  */
25 __weak void flush_dcache_all(void)
26 {
27         flush_cache(0, ~0);
28 }
29
30 /*
31  * Default implementation of enable_caches()
32  * Real implementation should be in platform code
33  */
34 __weak void enable_caches(void)
35 {
36         puts("WARNING: Caches not enabled\n");
37 }
38
39 __weak void invalidate_dcache_range(unsigned long start, unsigned long stop)
40 {
41         /* An empty stub, real implementation should be in platform code */
42 }
43 __weak void flush_dcache_range(unsigned long start, unsigned long stop)
44 {
45         /* An empty stub, real implementation should be in platform code */
46 }
47
48 int check_cache_range(unsigned long start, unsigned long stop)
49 {
50         int ok = 1;
51
52         if (start & (CONFIG_SYS_CACHELINE_SIZE - 1))
53                 ok = 0;
54
55         if (stop & (CONFIG_SYS_CACHELINE_SIZE - 1))
56                 ok = 0;
57
58         if (!ok) {
59                 warn_non_spl("CACHE: Misaligned operation at range [%08lx, %08lx]\n",
60                              start, stop);
61         }
62
63         return ok;
64 }
65
66 #ifdef CONFIG_SYS_NONCACHED_MEMORY
67 /*
68  * Reserve one MMU section worth of address space below the malloc() area that
69  * will be mapped uncached.
70  */
71 static unsigned long noncached_start;
72 static unsigned long noncached_end;
73 static unsigned long noncached_next;
74
75 void noncached_init(void)
76 {
77         phys_addr_t start, end;
78         size_t size;
79
80         /* If this calculation changes, update board_f.c:reserve_noncached() */
81         end = ALIGN(mem_malloc_start, MMU_SECTION_SIZE) - MMU_SECTION_SIZE;
82         size = ALIGN(CONFIG_SYS_NONCACHED_MEMORY, MMU_SECTION_SIZE);
83         start = end - size;
84
85         debug("mapping memory %pa-%pa non-cached\n", &start, &end);
86
87         noncached_start = start;
88         noncached_end = end;
89         noncached_next = start;
90
91 #if !CONFIG_IS_ENABLED(SYS_DCACHE_OFF)
92         mmu_set_region_dcache_behaviour(noncached_start, size, DCACHE_OFF);
93 #endif
94 }
95
96 phys_addr_t noncached_alloc(size_t size, size_t align)
97 {
98         phys_addr_t next = ALIGN(noncached_next, align);
99
100         if (next >= noncached_end || (noncached_end - next) < size)
101                 return 0;
102
103         debug("allocated %zu bytes of uncached memory @%pa\n", size, &next);
104         noncached_next = next + size;
105
106         return next;
107 }
108 #endif /* CONFIG_SYS_NONCACHED_MEMORY */
109
110 #if CONFIG_IS_ENABLED(SYS_THUMB_BUILD)
111 void invalidate_l2_cache(void)
112 {
113         unsigned int val = 0;
114
115         asm volatile("mcr p15, 1, %0, c15, c11, 0 @ invl l2 cache"
116                 : : "r" (val) : "cc");
117         isb();
118 }
119 #endif