zynq: Move scutimer baseaddr to hardware.h
[oweals/u-boot.git] / arch / arm / include / asm / arch-zynq / hardware.h
1 /*
2  * Copyright (c) 2013 Xilinx Inc.
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 #ifndef _ASM_ARCH_HARDWARE_H
24 #define _ASM_ARCH_HARDWARE_H
25
26 #define ZYNQ_SYS_CTRL_BASEADDR          0xF8000000
27 #define ZYNQ_DEV_CFG_APB_BASEADDR       0xF8007000
28 #define ZYNQ_SCU_BASEADDR               0xF8F00000
29 #define ZYNQ_SCUTIMER_BASEADDR          0xF8F00600
30
31 /* Reflect slcr offsets */
32 struct slcr_regs {
33         u32 scl; /* 0x0 */
34         u32 slcr_lock; /* 0x4 */
35         u32 slcr_unlock; /* 0x8 */
36         u32 reserved1[125];
37         u32 pss_rst_ctrl; /* 0x200 */
38         u32 reserved2[15];
39         u32 fpga_rst_ctrl; /* 0x240 */
40         u32 reserved3[5];
41         u32 reboot_status; /* 0x258 */
42         u32 boot_mode; /* 0x25c */
43         u32 reserved4[116];
44         u32 trust_zone; /* 0x430 */ /* FIXME */
45         u32 reserved5[115];
46         u32 ddr_urgent; /* 0x600 */
47         u32 reserved6[6];
48         u32 ddr_urgent_sel; /* 0x61c */
49         u32 reserved7[188];
50         u32 ocm_cfg; /* 0x910 */
51 };
52
53 #define slcr_base ((struct slcr_regs *)ZYNQ_SYS_CTRL_BASEADDR)
54
55 struct devcfg_regs {
56         u32 ctrl; /* 0x0 */
57         u32 lock; /* 0x4 */
58         u32 cfg; /* 0x8 */
59         u32 int_sts; /* 0xc */
60         u32 int_mask; /* 0x10 */
61         u32 status; /* 0x14 */
62         u32 dma_src_addr; /* 0x18 */
63         u32 dma_dst_addr; /* 0x1c */
64         u32 dma_src_len; /* 0x20 */
65         u32 dma_dst_len; /* 0x24 */
66         u32 rom_shadow; /* 0x28 */
67         u32 reserved1[2];
68         u32 unlock; /* 0x34 */
69         u32 reserved2[18];
70         u32 mctrl; /* 0x80 */
71         u32 reserved3;
72         u32 write_count; /* 0x88 */
73         u32 read_count; /* 0x8c */
74 };
75
76 #define devcfg_base ((struct devcfg_regs *)ZYNQ_DEV_CFG_APB_BASEADDR)
77
78 struct scu_regs {
79         u32 reserved1[16];
80         u32 filter_start; /* 0x40 */
81         u32 filter_end; /* 0x44 */
82 };
83
84 #define scu_base ((struct scu_regs *)ZYNQ_SCU_BASEADDR)
85
86 #endif /* _ASM_ARCH_HARDWARE_H */