Merge tag 'rpi-next-2020.01' of https://github.com/mbgg/u-boot
[oweals/u-boot.git] / arch / arm / cpu / armv8 / fsl-layerscape / soc.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * Copyright 2014-2015 Freescale Semiconductor
4  * Copyright 2019 NXP
5  */
6
7 #include <common.h>
8 #include <env.h>
9 #include <fsl_immap.h>
10 #include <fsl_ifc.h>
11 #include <asm/arch/fsl_serdes.h>
12 #include <asm/arch/soc.h>
13 #include <asm/io.h>
14 #include <asm/global_data.h>
15 #include <asm/arch-fsl-layerscape/config.h>
16 #include <asm/arch-fsl-layerscape/ns_access.h>
17 #include <asm/arch-fsl-layerscape/fsl_icid.h>
18 #ifdef CONFIG_LAYERSCAPE_NS_ACCESS
19 #include <fsl_csu.h>
20 #endif
21 #ifdef CONFIG_SYS_FSL_DDR
22 #include <fsl_ddr_sdram.h>
23 #include <fsl_ddr.h>
24 #endif
25 #ifdef CONFIG_CHAIN_OF_TRUST
26 #include <fsl_validate.h>
27 #endif
28 #include <fsl_immap.h>
29 #ifdef CONFIG_TFABOOT
30 #include <env_internal.h>
31 DECLARE_GLOBAL_DATA_PTR;
32 #endif
33
34 bool soc_has_dp_ddr(void)
35 {
36         struct ccsr_gur __iomem *gur = (void *)(CONFIG_SYS_FSL_GUTS_ADDR);
37         u32 svr = gur_in32(&gur->svr);
38
39         /* LS2085A, LS2088A, LS2048A has DP_DDR */
40         if ((SVR_SOC_VER(svr) == SVR_LS2085A) ||
41             (SVR_SOC_VER(svr) == SVR_LS2088A) ||
42             (SVR_SOC_VER(svr) == SVR_LS2048A))
43                 return true;
44
45         return false;
46 }
47
48 bool soc_has_aiop(void)
49 {
50         struct ccsr_gur __iomem *gur = (void *)(CONFIG_SYS_FSL_GUTS_ADDR);
51         u32 svr = gur_in32(&gur->svr);
52
53         /* LS2085A has AIOP */
54         if (SVR_SOC_VER(svr) == SVR_LS2085A)
55                 return true;
56
57         return false;
58 }
59
60 static inline void set_usb_txvreftune(u32 __iomem *scfg, u32 offset)
61 {
62         scfg_clrsetbits32(scfg + offset / 4,
63                         0xF << 6,
64                         SCFG_USB_TXVREFTUNE << 6);
65 }
66
67 static void erratum_a009008(void)
68 {
69 #ifdef CONFIG_SYS_FSL_ERRATUM_A009008
70         u32 __iomem *scfg = (u32 __iomem *)SCFG_BASE;
71
72 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A) || \
73         defined(CONFIG_ARCH_LS1012A)
74         set_usb_txvreftune(scfg, SCFG_USB3PRM1CR_USB1);
75 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A)
76         set_usb_txvreftune(scfg, SCFG_USB3PRM1CR_USB2);
77         set_usb_txvreftune(scfg, SCFG_USB3PRM1CR_USB3);
78 #endif
79 #elif defined(CONFIG_ARCH_LS2080A)
80         set_usb_txvreftune(scfg, SCFG_USB3PRM1CR);
81 #endif
82 #endif /* CONFIG_SYS_FSL_ERRATUM_A009008 */
83 }
84
85 static inline void set_usb_sqrxtune(u32 __iomem *scfg, u32 offset)
86 {
87         scfg_clrbits32(scfg + offset / 4,
88                         SCFG_USB_SQRXTUNE_MASK << 23);
89 }
90
91 static void erratum_a009798(void)
92 {
93 #ifdef CONFIG_SYS_FSL_ERRATUM_A009798
94         u32 __iomem *scfg = (u32 __iomem *)SCFG_BASE;
95
96 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A) || \
97         defined(CONFIG_ARCH_LS1012A)
98         set_usb_sqrxtune(scfg, SCFG_USB3PRM1CR_USB1);
99 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A)
100         set_usb_sqrxtune(scfg, SCFG_USB3PRM1CR_USB2);
101         set_usb_sqrxtune(scfg, SCFG_USB3PRM1CR_USB3);
102 #endif
103 #elif defined(CONFIG_ARCH_LS2080A)
104         set_usb_sqrxtune(scfg, SCFG_USB3PRM1CR);
105 #endif
106 #endif /* CONFIG_SYS_FSL_ERRATUM_A009798 */
107 }
108
109 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A) || \
110         defined(CONFIG_ARCH_LS1012A)
111 static inline void set_usb_pcstxswingfull(u32 __iomem *scfg, u32 offset)
112 {
113         scfg_clrsetbits32(scfg + offset / 4,
114                         0x7F << 9,
115                         SCFG_USB_PCSTXSWINGFULL << 9);
116 }
117 #endif
118
119 static void erratum_a008997(void)
120 {
121 #ifdef CONFIG_SYS_FSL_ERRATUM_A008997
122 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A) || \
123         defined(CONFIG_ARCH_LS1012A)
124         u32 __iomem *scfg = (u32 __iomem *)SCFG_BASE;
125
126         set_usb_pcstxswingfull(scfg, SCFG_USB3PRM2CR_USB1);
127 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A)
128         set_usb_pcstxswingfull(scfg, SCFG_USB3PRM2CR_USB2);
129         set_usb_pcstxswingfull(scfg, SCFG_USB3PRM2CR_USB3);
130 #endif
131 #elif defined(CONFIG_ARCH_LS1028A)
132         clrsetbits_le32(DCSR_BASE +  DCSR_USB_IOCR1,
133                         0x7F << 11,
134                         DCSR_USB_PCSTXSWINGFULL << 11);
135 #endif
136 #endif /* CONFIG_SYS_FSL_ERRATUM_A008997 */
137 }
138
139 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A) || \
140         defined(CONFIG_ARCH_LS1012A)
141
142 #define PROGRAM_USB_PHY_RX_OVRD_IN_HI(phy)      \
143         out_be16((phy) + SCFG_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_1);      \
144         out_be16((phy) + SCFG_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_2);      \
145         out_be16((phy) + SCFG_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_3);      \
146         out_be16((phy) + SCFG_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_4)
147
148 #elif defined(CONFIG_ARCH_LS2080A) || defined(CONFIG_ARCH_LS1088A) || \
149         defined(CONFIG_ARCH_LS1028A)
150
151 #define PROGRAM_USB_PHY_RX_OVRD_IN_HI(phy)      \
152         out_le16((phy) + DCSR_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_1); \
153         out_le16((phy) + DCSR_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_2); \
154         out_le16((phy) + DCSR_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_3); \
155         out_le16((phy) + DCSR_USB_PHY_RX_OVRD_IN_HI, USB_PHY_RX_EQ_VAL_4)
156
157 #endif
158
159 static void erratum_a009007(void)
160 {
161 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A) || \
162         defined(CONFIG_ARCH_LS1012A)
163         void __iomem *usb_phy = (void __iomem *)SCFG_USB_PHY1;
164
165         PROGRAM_USB_PHY_RX_OVRD_IN_HI(usb_phy);
166 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A)
167         usb_phy = (void __iomem *)SCFG_USB_PHY2;
168         PROGRAM_USB_PHY_RX_OVRD_IN_HI(usb_phy);
169
170         usb_phy = (void __iomem *)SCFG_USB_PHY3;
171         PROGRAM_USB_PHY_RX_OVRD_IN_HI(usb_phy);
172 #endif
173 #elif defined(CONFIG_ARCH_LS2080A) || defined(CONFIG_ARCH_LS1088A) || \
174         defined(CONFIG_ARCH_LS1028A)
175         void __iomem *dcsr = (void __iomem *)DCSR_BASE;
176
177         PROGRAM_USB_PHY_RX_OVRD_IN_HI(dcsr + DCSR_USB_PHY1);
178         PROGRAM_USB_PHY_RX_OVRD_IN_HI(dcsr + DCSR_USB_PHY2);
179 #endif /* CONFIG_SYS_FSL_ERRATUM_A009007 */
180 }
181
182 #if defined(CONFIG_FSL_LSCH3)
183 /*
184  * This erratum requires setting a value to eddrtqcr1 to
185  * optimal the DDR performance.
186  */
187 static void erratum_a008336(void)
188 {
189 #ifdef CONFIG_SYS_FSL_ERRATUM_A008336
190         u32 *eddrtqcr1;
191
192 #ifdef CONFIG_SYS_FSL_DCSR_DDR_ADDR
193         eddrtqcr1 = (void *)CONFIG_SYS_FSL_DCSR_DDR_ADDR + 0x800;
194         if (fsl_ddr_get_version(0) == 0x50200)
195                 out_le32(eddrtqcr1, 0x63b30002);
196 #endif
197 #ifdef CONFIG_SYS_FSL_DCSR_DDR2_ADDR
198         eddrtqcr1 = (void *)CONFIG_SYS_FSL_DCSR_DDR2_ADDR + 0x800;
199         if (fsl_ddr_get_version(0) == 0x50200)
200                 out_le32(eddrtqcr1, 0x63b30002);
201 #endif
202 #endif
203 }
204
205 /*
206  * This erratum requires a register write before being Memory
207  * controller 3 being enabled.
208  */
209 static void erratum_a008514(void)
210 {
211 #ifdef CONFIG_SYS_FSL_ERRATUM_A008514
212         u32 *eddrtqcr1;
213
214 #ifdef CONFIG_SYS_FSL_DCSR_DDR3_ADDR
215         eddrtqcr1 = (void *)CONFIG_SYS_FSL_DCSR_DDR3_ADDR + 0x800;
216         out_le32(eddrtqcr1, 0x63b20002);
217 #endif
218 #endif
219 }
220 #ifdef CONFIG_SYS_FSL_ERRATUM_A009635
221 #define PLATFORM_CYCLE_ENV_VAR  "a009635_interval_val"
222
223 static unsigned long get_internval_val_mhz(void)
224 {
225         char *interval = env_get(PLATFORM_CYCLE_ENV_VAR);
226         /*
227          *  interval is the number of platform cycles(MHz) between
228          *  wake up events generated by EPU.
229          */
230         ulong interval_mhz = get_bus_freq(0) / (1000 * 1000);
231
232         if (interval)
233                 interval_mhz = simple_strtoul(interval, NULL, 10);
234
235         return interval_mhz;
236 }
237
238 void erratum_a009635(void)
239 {
240         u32 val;
241         unsigned long interval_mhz = get_internval_val_mhz();
242
243         if (!interval_mhz)
244                 return;
245
246         val = in_le32(DCSR_CGACRE5);
247         writel(val | 0x00000200, DCSR_CGACRE5);
248
249         val = in_le32(EPU_EPCMPR5);
250         writel(interval_mhz, EPU_EPCMPR5);
251         val = in_le32(EPU_EPCCR5);
252         writel(val | 0x82820000, EPU_EPCCR5);
253         val = in_le32(EPU_EPSMCR5);
254         writel(val | 0x002f0000, EPU_EPSMCR5);
255         val = in_le32(EPU_EPECR5);
256         writel(val | 0x20000000, EPU_EPECR5);
257         val = in_le32(EPU_EPGCR);
258         writel(val | 0x80000000, EPU_EPGCR);
259 }
260 #endif  /* CONFIG_SYS_FSL_ERRATUM_A009635 */
261
262 static void erratum_rcw_src(void)
263 {
264 #if defined(CONFIG_SPL) && defined(CONFIG_NAND_BOOT)
265         u32 __iomem *dcfg_ccsr = (u32 __iomem *)DCFG_BASE;
266         u32 __iomem *dcfg_dcsr = (u32 __iomem *)DCFG_DCSR_BASE;
267         u32 val;
268
269         val = in_le32(dcfg_ccsr + DCFG_PORSR1 / 4);
270         val &= ~DCFG_PORSR1_RCW_SRC;
271         val |= DCFG_PORSR1_RCW_SRC_NOR;
272         out_le32(dcfg_dcsr + DCFG_DCSR_PORCR1 / 4, val);
273 #endif
274 }
275
276 #define I2C_DEBUG_REG 0x6
277 #define I2C_GLITCH_EN 0x8
278 /*
279  * This erratum requires setting glitch_en bit to enable
280  * digital glitch filter to improve clock stability.
281  */
282 #ifdef CONFIG_SYS_FSL_ERRATUM_A009203
283 static void erratum_a009203(void)
284 {
285 #ifdef CONFIG_SYS_I2C
286         u8 __iomem *ptr;
287 #ifdef I2C1_BASE_ADDR
288         ptr = (u8 __iomem *)(I2C1_BASE_ADDR + I2C_DEBUG_REG);
289
290         writeb(I2C_GLITCH_EN, ptr);
291 #endif
292 #ifdef I2C2_BASE_ADDR
293         ptr = (u8 __iomem *)(I2C2_BASE_ADDR + I2C_DEBUG_REG);
294
295         writeb(I2C_GLITCH_EN, ptr);
296 #endif
297 #ifdef I2C3_BASE_ADDR
298         ptr = (u8 __iomem *)(I2C3_BASE_ADDR + I2C_DEBUG_REG);
299
300         writeb(I2C_GLITCH_EN, ptr);
301 #endif
302 #ifdef I2C4_BASE_ADDR
303         ptr = (u8 __iomem *)(I2C4_BASE_ADDR + I2C_DEBUG_REG);
304
305         writeb(I2C_GLITCH_EN, ptr);
306 #endif
307 #endif
308 }
309 #endif
310
311 void bypass_smmu(void)
312 {
313         u32 val;
314         val = (in_le32(SMMU_SCR0) | SCR0_CLIENTPD_MASK) & ~(SCR0_USFCFG_MASK);
315         out_le32(SMMU_SCR0, val);
316         val = (in_le32(SMMU_NSCR0) | SCR0_CLIENTPD_MASK) & ~(SCR0_USFCFG_MASK);
317         out_le32(SMMU_NSCR0, val);
318 }
319 void fsl_lsch3_early_init_f(void)
320 {
321         erratum_rcw_src();
322 #ifdef CONFIG_FSL_IFC
323         init_early_memctl_regs();       /* tighten IFC timing */
324 #endif
325 #ifdef CONFIG_SYS_FSL_ERRATUM_A009203
326         erratum_a009203();
327 #endif
328         erratum_a008514();
329         erratum_a008336();
330         erratum_a009008();
331         erratum_a009798();
332         erratum_a008997();
333         erratum_a009007();
334 #ifdef CONFIG_CHAIN_OF_TRUST
335         /* In case of Secure Boot, the IBR configures the SMMU
336         * to allow only Secure transactions.
337         * SMMU must be reset in bypass mode.
338         * Set the ClientPD bit and Clear the USFCFG Bit
339         */
340         if (fsl_check_boot_mode_secure() == 1)
341                 bypass_smmu();
342 #endif
343
344 #if defined(CONFIG_ARCH_LS1088A) || defined(CONFIG_ARCH_LS1028A) || \
345         defined(CONFIG_ARCH_LS2080A) || defined(CONFIG_ARCH_LX2160A)
346         set_icids();
347 #endif
348 }
349
350 /* Get VDD in the unit mV from voltage ID */
351 int get_core_volt_from_fuse(void)
352 {
353         struct ccsr_gur *gur = (void *)(CONFIG_SYS_FSL_GUTS_ADDR);
354         int vdd;
355         u32 fusesr;
356         u8 vid;
357
358         /* get the voltage ID from fuse status register */
359         fusesr = in_le32(&gur->dcfg_fusesr);
360         debug("%s: fusesr = 0x%x\n", __func__, fusesr);
361         vid = (fusesr >> FSL_CHASSIS3_DCFG_FUSESR_ALTVID_SHIFT) &
362                 FSL_CHASSIS3_DCFG_FUSESR_ALTVID_MASK;
363         if ((vid == 0) || (vid == FSL_CHASSIS3_DCFG_FUSESR_ALTVID_MASK)) {
364                 vid = (fusesr >> FSL_CHASSIS3_DCFG_FUSESR_VID_SHIFT) &
365                         FSL_CHASSIS3_DCFG_FUSESR_VID_MASK;
366         }
367         debug("%s: VID = 0x%x\n", __func__, vid);
368         switch (vid) {
369         case 0x00: /* VID isn't supported */
370                 vdd = -EINVAL;
371                 debug("%s: The VID feature is not supported\n", __func__);
372                 break;
373         case 0x08: /* 0.9V silicon */
374                 vdd = 900;
375                 break;
376         case 0x10: /* 1.0V silicon */
377                 vdd = 1000;
378                 break;
379         default:  /* Other core voltage */
380                 vdd = -EINVAL;
381                 debug("%s: The VID(%x) isn't supported\n", __func__, vid);
382                 break;
383         }
384         debug("%s: The required minimum volt of CORE is %dmV\n", __func__, vdd);
385
386         return vdd;
387 }
388
389 #elif defined(CONFIG_FSL_LSCH2)
390
391 static void erratum_a009929(void)
392 {
393 #ifdef CONFIG_SYS_FSL_ERRATUM_A009929
394         struct ccsr_gur *gur = (void *)CONFIG_SYS_FSL_GUTS_ADDR;
395         u32 __iomem *dcsr_cop_ccp = (void *)CONFIG_SYS_DCSR_COP_CCP_ADDR;
396         u32 rstrqmr1 = gur_in32(&gur->rstrqmr1);
397
398         rstrqmr1 |= 0x00000400;
399         gur_out32(&gur->rstrqmr1, rstrqmr1);
400         writel(0x01000000, dcsr_cop_ccp);
401 #endif
402 }
403
404 /*
405  * This erratum requires setting a value to eddrtqcr1 to optimal
406  * the DDR performance. The eddrtqcr1 register is in SCFG space
407  * of LS1043A and the offset is 0x157_020c.
408  */
409 #if defined(CONFIG_SYS_FSL_ERRATUM_A009660) \
410         && defined(CONFIG_SYS_FSL_ERRATUM_A008514)
411 #error A009660 and A008514 can not be both enabled.
412 #endif
413
414 static void erratum_a009660(void)
415 {
416 #ifdef CONFIG_SYS_FSL_ERRATUM_A009660
417         u32 *eddrtqcr1 = (void *)CONFIG_SYS_FSL_SCFG_ADDR + 0x20c;
418         out_be32(eddrtqcr1, 0x63b20042);
419 #endif
420 }
421
422 static void erratum_a008850_early(void)
423 {
424 #ifdef CONFIG_SYS_FSL_ERRATUM_A008850
425         /* part 1 of 2 */
426         struct ccsr_cci400 __iomem *cci = (void *)(CONFIG_SYS_IMMR +
427                                                 CONFIG_SYS_CCI400_OFFSET);
428         struct ccsr_ddr __iomem *ddr = (void *)CONFIG_SYS_FSL_DDR_ADDR;
429
430         /* Skip if running at lower exception level */
431         if (current_el() < 3)
432                 return;
433
434         /* disables propagation of barrier transactions to DDRC from CCI400 */
435         out_le32(&cci->ctrl_ord, CCI400_CTRLORD_TERM_BARRIER);
436
437         /* disable the re-ordering in DDRC */
438         ddr_out32(&ddr->eor, DDR_EOR_RD_REOD_DIS | DDR_EOR_WD_REOD_DIS);
439 #endif
440 }
441
442 void erratum_a008850_post(void)
443 {
444 #ifdef CONFIG_SYS_FSL_ERRATUM_A008850
445         /* part 2 of 2 */
446         struct ccsr_cci400 __iomem *cci = (void *)(CONFIG_SYS_IMMR +
447                                                 CONFIG_SYS_CCI400_OFFSET);
448         struct ccsr_ddr __iomem *ddr = (void *)CONFIG_SYS_FSL_DDR_ADDR;
449         u32 tmp;
450
451         /* Skip if running at lower exception level */
452         if (current_el() < 3)
453                 return;
454
455         /* enable propagation of barrier transactions to DDRC from CCI400 */
456         out_le32(&cci->ctrl_ord, CCI400_CTRLORD_EN_BARRIER);
457
458         /* enable the re-ordering in DDRC */
459         tmp = ddr_in32(&ddr->eor);
460         tmp &= ~(DDR_EOR_RD_REOD_DIS | DDR_EOR_WD_REOD_DIS);
461         ddr_out32(&ddr->eor, tmp);
462 #endif
463 }
464
465 #ifdef CONFIG_SYS_FSL_ERRATUM_A010315
466 void erratum_a010315(void)
467 {
468         int i;
469
470         for (i = PCIE1; i <= PCIE4; i++)
471                 if (!is_serdes_configured(i)) {
472                         debug("PCIe%d: disabled all R/W permission!\n", i);
473                         set_pcie_ns_access(i, 0);
474                 }
475 }
476 #endif
477
478 static void erratum_a010539(void)
479 {
480 #if defined(CONFIG_SYS_FSL_ERRATUM_A010539) && defined(CONFIG_QSPI_BOOT)
481         struct ccsr_gur __iomem *gur = (void *)(CONFIG_SYS_FSL_GUTS_ADDR);
482         u32 porsr1;
483
484         porsr1 = in_be32(&gur->porsr1);
485         porsr1 &= ~FSL_CHASSIS2_CCSR_PORSR1_RCW_MASK;
486         out_be32((void *)(CONFIG_SYS_DCSR_DCFG_ADDR + DCFG_DCSR_PORCR1),
487                  porsr1);
488         out_be32((void *)(CONFIG_SYS_FSL_SCFG_ADDR + 0x1a8), 0xffffffff);
489 #endif
490 }
491
492 /* Get VDD in the unit mV from voltage ID */
493 int get_core_volt_from_fuse(void)
494 {
495         struct ccsr_gur *gur = (void *)(CONFIG_SYS_FSL_GUTS_ADDR);
496         int vdd;
497         u32 fusesr;
498         u8 vid;
499
500         fusesr = in_be32(&gur->dcfg_fusesr);
501         debug("%s: fusesr = 0x%x\n", __func__, fusesr);
502         vid = (fusesr >> FSL_CHASSIS2_DCFG_FUSESR_ALTVID_SHIFT) &
503                 FSL_CHASSIS2_DCFG_FUSESR_ALTVID_MASK;
504         if ((vid == 0) || (vid == FSL_CHASSIS2_DCFG_FUSESR_ALTVID_MASK)) {
505                 vid = (fusesr >> FSL_CHASSIS2_DCFG_FUSESR_VID_SHIFT) &
506                         FSL_CHASSIS2_DCFG_FUSESR_VID_MASK;
507         }
508         debug("%s: VID = 0x%x\n", __func__, vid);
509         switch (vid) {
510         case 0x00: /* VID isn't supported */
511                 vdd = -EINVAL;
512                 debug("%s: The VID feature is not supported\n", __func__);
513                 break;
514         case 0x08: /* 0.9V silicon */
515                 vdd = 900;
516                 break;
517         case 0x10: /* 1.0V silicon */
518                 vdd = 1000;
519                 break;
520         default:  /* Other core voltage */
521                 vdd = -EINVAL;
522                 printf("%s: The VID(%x) isn't supported\n", __func__, vid);
523                 break;
524         }
525         debug("%s: The required minimum volt of CORE is %dmV\n", __func__, vdd);
526
527         return vdd;
528 }
529
530 __weak int board_switch_core_volt(u32 vdd)
531 {
532         return 0;
533 }
534
535 static int setup_core_volt(u32 vdd)
536 {
537         return board_setup_core_volt(vdd);
538 }
539
540 #ifdef CONFIG_SYS_FSL_DDR
541 static void ddr_enable_0v9_volt(bool en)
542 {
543         struct ccsr_ddr __iomem *ddr = (void *)CONFIG_SYS_FSL_DDR_ADDR;
544         u32 tmp;
545
546         tmp = ddr_in32(&ddr->ddr_cdr1);
547
548         if (en)
549                 tmp |= DDR_CDR1_V0PT9_EN;
550         else
551                 tmp &= ~DDR_CDR1_V0PT9_EN;
552
553         ddr_out32(&ddr->ddr_cdr1, tmp);
554 }
555 #endif
556
557 int setup_chip_volt(void)
558 {
559         int vdd;
560
561         vdd = get_core_volt_from_fuse();
562         /* Nothing to do for silicons doesn't support VID */
563         if (vdd < 0)
564                 return vdd;
565
566         if (setup_core_volt(vdd))
567                 printf("%s: Switch core VDD to %dmV failed\n", __func__, vdd);
568 #ifdef CONFIG_SYS_HAS_SERDES
569         if (setup_serdes_volt(vdd))
570                 printf("%s: Switch SVDD to %dmV failed\n", __func__, vdd);
571 #endif
572
573 #ifdef CONFIG_SYS_FSL_DDR
574         if (vdd == 900)
575                 ddr_enable_0v9_volt(true);
576 #endif
577
578         return 0;
579 }
580
581 #ifdef CONFIG_FSL_PFE
582 void init_pfe_scfg_dcfg_regs(void)
583 {
584         struct ccsr_scfg *scfg = (struct ccsr_scfg *)CONFIG_SYS_FSL_SCFG_ADDR;
585         u32 ecccr2;
586
587         out_be32(&scfg->pfeasbcr,
588                  in_be32(&scfg->pfeasbcr) | SCFG_PFEASBCR_AWCACHE0);
589         out_be32(&scfg->pfebsbcr,
590                  in_be32(&scfg->pfebsbcr) | SCFG_PFEASBCR_AWCACHE0);
591
592         /* CCI-400 QoS settings for PFE */
593         out_be32(&scfg->wr_qos1, (unsigned int)(SCFG_WR_QOS1_PFE1_QOS
594                  | SCFG_WR_QOS1_PFE2_QOS));
595         out_be32(&scfg->rd_qos1, (unsigned int)(SCFG_RD_QOS1_PFE1_QOS
596                  | SCFG_RD_QOS1_PFE2_QOS));
597
598         ecccr2 = in_be32(CONFIG_SYS_DCSR_DCFG_ADDR + DCFG_DCSR_ECCCR2);
599         out_be32((void *)CONFIG_SYS_DCSR_DCFG_ADDR + DCFG_DCSR_ECCCR2,
600                  ecccr2 | (unsigned int)DISABLE_PFE_ECC);
601 }
602 #endif
603
604 void fsl_lsch2_early_init_f(void)
605 {
606         struct ccsr_cci400 *cci = (struct ccsr_cci400 *)(CONFIG_SYS_IMMR +
607                                         CONFIG_SYS_CCI400_OFFSET);
608         struct ccsr_scfg *scfg = (struct ccsr_scfg *)CONFIG_SYS_FSL_SCFG_ADDR;
609 #if defined(CONFIG_FSL_QSPI) && defined(CONFIG_TFABOOT)
610         enum boot_src src;
611 #endif
612
613 #ifdef CONFIG_LAYERSCAPE_NS_ACCESS
614         enable_layerscape_ns_access();
615 #endif
616
617 #ifdef CONFIG_FSL_IFC
618         init_early_memctl_regs();       /* tighten IFC timing */
619 #endif
620
621 #if defined(CONFIG_FSL_QSPI) && defined(CONFIG_TFABOOT)
622         src = get_boot_src();
623         if (src != BOOT_SOURCE_QSPI_NOR)
624                 out_be32(&scfg->qspi_cfg, SCFG_QSPI_CLKSEL);
625 #else
626 #if defined(CONFIG_FSL_QSPI) && !defined(CONFIG_QSPI_BOOT)
627         out_be32(&scfg->qspi_cfg, SCFG_QSPI_CLKSEL);
628 #endif
629 #endif
630         /* Make SEC reads and writes snoopable */
631 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A)
632         setbits_be32(&scfg->snpcnfgcr, SCFG_SNPCNFGCR_SECRDSNP |
633                         SCFG_SNPCNFGCR_SECWRSNP | SCFG_SNPCNFGCR_USB1RDSNP |
634                         SCFG_SNPCNFGCR_USB1WRSNP | SCFG_SNPCNFGCR_USB2RDSNP |
635                         SCFG_SNPCNFGCR_USB2WRSNP | SCFG_SNPCNFGCR_USB3RDSNP |
636                         SCFG_SNPCNFGCR_USB3WRSNP | SCFG_SNPCNFGCR_SATARDSNP |
637                         SCFG_SNPCNFGCR_SATAWRSNP);
638 #else
639         setbits_be32(&scfg->snpcnfgcr, SCFG_SNPCNFGCR_SECRDSNP |
640                      SCFG_SNPCNFGCR_SECWRSNP |
641                      SCFG_SNPCNFGCR_SATARDSNP |
642                      SCFG_SNPCNFGCR_SATAWRSNP);
643 #endif
644
645         /*
646          * Enable snoop requests and DVM message requests for
647          * Slave insterface S4 (A53 core cluster)
648          */
649         if (current_el() == 3) {
650                 out_le32(&cci->slave[4].snoop_ctrl,
651                          CCI400_DVM_MESSAGE_REQ_EN | CCI400_SNOOP_REQ_EN);
652         }
653
654         /*
655          * Program Central Security Unit (CSU) to grant access
656          * permission for USB 2.0 controller
657          */
658 #if defined(CONFIG_ARCH_LS1012A) && defined(CONFIG_USB_EHCI_FSL)
659         if (current_el() == 3)
660                 set_devices_ns_access(CSU_CSLX_USB_2, CSU_ALL_RW);
661 #endif
662         /* Erratum */
663         erratum_a008850_early(); /* part 1 of 2 */
664         erratum_a009929();
665         erratum_a009660();
666         erratum_a010539();
667         erratum_a009008();
668         erratum_a009798();
669         erratum_a008997();
670         erratum_a009007();
671
672 #if defined(CONFIG_ARCH_LS1043A) || defined(CONFIG_ARCH_LS1046A)
673         set_icids();
674 #endif
675 }
676 #endif
677
678 #ifdef CONFIG_QSPI_AHB_INIT
679 /* Enable 4bytes address support and fast read */
680 int qspi_ahb_init(void)
681 {
682         u32 *qspi_lut, lut_key, *qspi_key;
683
684         qspi_key = (void *)SYS_FSL_QSPI_ADDR + 0x300;
685         qspi_lut = (void *)SYS_FSL_QSPI_ADDR + 0x310;
686
687         lut_key = in_be32(qspi_key);
688
689         if (lut_key == 0x5af05af0) {
690                 /* That means the register is BE */
691                 out_be32(qspi_key, 0x5af05af0);
692                 /* Unlock the lut table */
693                 out_be32(qspi_key + 1, 0x00000002);
694                 out_be32(qspi_lut, 0x0820040c);
695                 out_be32(qspi_lut + 1, 0x1c080c08);
696                 out_be32(qspi_lut + 2, 0x00002400);
697                 /* Lock the lut table */
698                 out_be32(qspi_key, 0x5af05af0);
699                 out_be32(qspi_key + 1, 0x00000001);
700         } else {
701                 /* That means the register is LE */
702                 out_le32(qspi_key, 0x5af05af0);
703                 /* Unlock the lut table */
704                 out_le32(qspi_key + 1, 0x00000002);
705                 out_le32(qspi_lut, 0x0820040c);
706                 out_le32(qspi_lut + 1, 0x1c080c08);
707                 out_le32(qspi_lut + 2, 0x00002400);
708                 /* Lock the lut table */
709                 out_le32(qspi_key, 0x5af05af0);
710                 out_le32(qspi_key + 1, 0x00000001);
711         }
712
713         return 0;
714 }
715 #endif
716
717 #ifdef CONFIG_TFABOOT
718 #define MAX_BOOTCMD_SIZE        512
719
720 int fsl_setenv_bootcmd(void)
721 {
722         int ret;
723         enum boot_src src = get_boot_src();
724         char bootcmd_str[MAX_BOOTCMD_SIZE];
725
726         switch (src) {
727 #ifdef IFC_NOR_BOOTCOMMAND
728         case BOOT_SOURCE_IFC_NOR:
729                 sprintf(bootcmd_str, IFC_NOR_BOOTCOMMAND);
730                 break;
731 #endif
732 #ifdef QSPI_NOR_BOOTCOMMAND
733         case BOOT_SOURCE_QSPI_NOR:
734                 sprintf(bootcmd_str, QSPI_NOR_BOOTCOMMAND);
735                 break;
736 #endif
737 #ifdef XSPI_NOR_BOOTCOMMAND
738         case BOOT_SOURCE_XSPI_NOR:
739                 sprintf(bootcmd_str, XSPI_NOR_BOOTCOMMAND);
740                 break;
741 #endif
742 #ifdef IFC_NAND_BOOTCOMMAND
743         case BOOT_SOURCE_IFC_NAND:
744                 sprintf(bootcmd_str, IFC_NAND_BOOTCOMMAND);
745                 break;
746 #endif
747 #ifdef QSPI_NAND_BOOTCOMMAND
748         case BOOT_SOURCE_QSPI_NAND:
749                 sprintf(bootcmd_str, QSPI_NAND_BOOTCOMMAND);
750                 break;
751 #endif
752 #ifdef XSPI_NAND_BOOTCOMMAND
753         case BOOT_SOURCE_XSPI_NAND:
754                 sprintf(bootcmd_str, XSPI_NAND_BOOTCOMMAND);
755                 break;
756 #endif
757 #ifdef SD_BOOTCOMMAND
758         case BOOT_SOURCE_SD_MMC:
759                 sprintf(bootcmd_str, SD_BOOTCOMMAND);
760                 break;
761 #endif
762 #ifdef SD2_BOOTCOMMAND
763         case BOOT_SOURCE_SD_MMC2:
764                 sprintf(bootcmd_str, SD2_BOOTCOMMAND);
765                 break;
766 #endif
767         default:
768 #ifdef QSPI_NOR_BOOTCOMMAND
769                 sprintf(bootcmd_str, QSPI_NOR_BOOTCOMMAND);
770 #endif
771                 break;
772         }
773
774         ret = env_set("bootcmd", bootcmd_str);
775         if (ret) {
776                 printf("Failed to set bootcmd: ret = %d\n", ret);
777                 return ret;
778         }
779         return 0;
780 }
781
782 int fsl_setenv_mcinitcmd(void)
783 {
784         int ret = 0;
785         enum boot_src src = get_boot_src();
786
787         switch (src) {
788 #ifdef IFC_MC_INIT_CMD
789         case BOOT_SOURCE_IFC_NAND:
790         case BOOT_SOURCE_IFC_NOR:
791         ret = env_set("mcinitcmd", IFC_MC_INIT_CMD);
792                 break;
793 #endif
794 #ifdef QSPI_MC_INIT_CMD
795         case BOOT_SOURCE_QSPI_NAND:
796         case BOOT_SOURCE_QSPI_NOR:
797         ret = env_set("mcinitcmd", QSPI_MC_INIT_CMD);
798                 break;
799 #endif
800 #ifdef XSPI_MC_INIT_CMD
801         case BOOT_SOURCE_XSPI_NAND:
802         case BOOT_SOURCE_XSPI_NOR:
803         ret = env_set("mcinitcmd", XSPI_MC_INIT_CMD);
804                 break;
805 #endif
806 #ifdef SD_MC_INIT_CMD
807         case BOOT_SOURCE_SD_MMC:
808         ret = env_set("mcinitcmd", SD_MC_INIT_CMD);
809                 break;
810 #endif
811 #ifdef SD2_MC_INIT_CMD
812         case BOOT_SOURCE_SD_MMC2:
813         ret = env_set("mcinitcmd", SD2_MC_INIT_CMD);
814                 break;
815 #endif
816         default:
817 #ifdef QSPI_MC_INIT_CMD
818         ret = env_set("mcinitcmd", QSPI_MC_INIT_CMD);
819 #endif
820                 break;
821         }
822
823         if (ret) {
824                 printf("Failed to set mcinitcmd: ret = %d\n", ret);
825                 return ret;
826         }
827         return 0;
828 }
829 #endif
830
831 #ifdef CONFIG_BOARD_LATE_INIT
832 __weak int fsl_board_late_init(void)
833 {
834         return 0;
835 }
836
837 int board_late_init(void)
838 {
839 #ifdef CONFIG_CHAIN_OF_TRUST
840         fsl_setenv_chain_of_trust();
841 #endif
842 #ifdef CONFIG_TFABOOT
843         /*
844          * check if gd->env_addr is default_environment; then setenv bootcmd
845          * and mcinitcmd.
846          */
847 #ifdef CONFIG_SYS_RELOC_GD_ENV_ADDR
848         if (gd->env_addr == (ulong)&default_environment[0]) {
849 #else
850         if (gd->env_addr + gd->reloc_off == (ulong)&default_environment[0]) {
851 #endif
852                 fsl_setenv_bootcmd();
853                 fsl_setenv_mcinitcmd();
854         }
855
856         /*
857          * If the boot mode is secure, default environment is not present then
858          * setenv command needs to be run by default
859          */
860 #ifdef CONFIG_CHAIN_OF_TRUST
861         if ((fsl_check_boot_mode_secure() == 1)) {
862                 fsl_setenv_bootcmd();
863                 fsl_setenv_mcinitcmd();
864         }
865 #endif
866 #endif
867 #ifdef CONFIG_QSPI_AHB_INIT
868         qspi_ahb_init();
869 #endif
870
871         return fsl_board_late_init();
872 }
873 #endif